摘要:對于能量供應有限制的硬實時多核系統(tǒng),最差情況下的能量消耗WCEC(Worst-Case Energy Consumption)是一個非常關鍵的問題。隨著芯片工藝的發(fā)展,順序指令預取技術(shù)可以減少緩存WCEC。為了提高指令預取的最差情況下的節(jié)能效率,提出結(jié)合指令預取和共享緩存劃分的硬實時多核系統(tǒng)緩存WCEC優(yōu)化方法。該方法通過線性規(guī)劃方程ILP(Integer-Linear Programing)為每個核分配L2緩存劃分因子和調(diào)整每個硬實時子任務的指令預取度,在保證硬實時系統(tǒng)滿足時間截止期的情況下,最小化其緩存WCEC。對DEBIE系統(tǒng)進行實例分析,實驗結(jié)果表明優(yōu)化方法是有效的,在保證系統(tǒng)滿足時間截止期的情況下,優(yōu)化后的緩存WCEC比沒有指令預取優(yōu)化的緩存WCET平均減少了22.5%。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社