摘要:WIA—PA系統(tǒng)級芯片是WIA—PA設(shè)備的核心組件,在設(shè)備的整體功耗中占有較大的比重.根據(jù)WIA—PA設(shè)備的應(yīng)用環(huán)境和工作特點,通過對多種低功耗優(yōu)化方法進行分析,提出了一種面向WIA—PA系統(tǒng)級芯片的低功耗優(yōu)化策略.該策略采用門控時鐘、異步電路應(yīng)用、系統(tǒng)級優(yōu)化、工藝制程優(yōu)選等多種方法,從不同電路類型、不同設(shè)計層次等多個維度考慮,最終達到對靜態(tài)功耗和動態(tài)功耗兩者共同優(yōu)化的目的.WIA—PA系統(tǒng)級芯片先后完成2次流片:第1次完成功能驗證,第2次實現(xiàn)了基于所提策略的低功耗優(yōu)化.通過對2次流片樣片的功耗測試數(shù)據(jù)進行分析和對比,優(yōu)化后的樣片對比優(yōu)化前動態(tài)功耗降低了71.2%,靜態(tài)功耗降低了99.5%.該對比結(jié)果證明了優(yōu)化策略的有效性.
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社